采用SOPC技術,以EP2C35為主控芯片,實現(xiàn)二維條碼識別系統(tǒng)的設計,并提出一種適用于嵌入式系統(tǒng)的PDF417條碼識別算法。實驗表明,該識別系統(tǒng)能夠快速準確地識別二維條碼,效果良好。
二維條碼PDF417中PDF為Portable Data File的縮寫,每一個PDF碼的儲存量可高達1 108字節(jié),若將數(shù)字壓縮則可存放2729字節(jié)。作為一種新的信息存儲和傳遞技術,PDF417具有成本低、信息可隨載體移動、不依賴于數(shù)據庫和計算機網絡、保密防偽性能強等優(yōu)點,廣泛應用在國防、公共安全、交通運輸、醫(yī)療保健、工業(yè)、商業(yè)、金融、海關及政府管理等領域,PDF417碼的例子如圖1所示。
1 二維條碼識別嵌入式系統(tǒng)總體設計
本系統(tǒng)在FPGA上使用SOPC技術來實現(xiàn)無線手持二維條碼識讀器,與傳統(tǒng)一維條碼識讀器最大的區(qū)別在于完全脫離后臺數(shù)據庫,以及在高達50%破損率的情況下能夠進行高效率識別。
SOPC技術是一種基于FPGA解決方案的SOC,由美國Altera公司于2000年提出?;赟OPC平臺的開發(fā)結合了FPGA靈活可編程與片上。NioslI軟核處理器的用戶可配置等特點。在實現(xiàn)某功能時,通過在NiosII處理器下編寫C程序運行,也可以使用硬件模塊來加速。本系統(tǒng)綜合兩種實現(xiàn)思路,采用高性價比的Cyclone II EP2C35系列FPGA實現(xiàn),系統(tǒng)總體結構如圖2所示。
整個系統(tǒng)由低到高分為三個層次:條碼識別的硬件平臺、μC/OS—II操作系統(tǒng)、條碼譯碼核心算法。最底層硬件平臺采用Altera公司的Cylone II EP2C35與ADI公司的視頻解碼芯片ADV7181B,具有8MB的Flash存儲器,1.MB的SRAM等外設;中間層μC/OS—II操作系統(tǒng)提供任務調度和設備驅動,以及提供各種中斷來實現(xiàn)對外界請求的響應,如模式切換、LCM.顯示、射頻傳送等,有效地提高了系統(tǒng)運行速率;最頂層條碼譯碼核心算法包括了對條碼圖像的預處理和對譯碼數(shù)據的RS糾錯,采用C語言在NiosII的集成開發(fā)環(huán)境中(IDE)實現(xiàn)。
1.1 系統(tǒng)硬件結構
系統(tǒng)通過配置視頻采集芯片ADV7181B,通過圖像采集子系統(tǒng)將CCD采集到的條碼數(shù)據存儲在SRAM中后,產生硬件中斷,處理器響應中斷,Nios對SRAM中的數(shù)據進行圖像預處理、譯碼及糾錯,通過譯碼算法硬件加速模塊對耗時較多部分算法進行優(yōu)化,在實現(xiàn)條碼數(shù)據譯碼及糾錯后,產生射頻傳送和LCM顯示中斷,進入中斷程序將譯碼數(shù)據通過射頻傳輸模塊發(fā)送到上位機,并且在LCM實時顯示。其硬件平臺結構原理如圖3所示。
1.2 圖像采集子系統(tǒng)
由于本設計采用的是灰度圖,因此圖像采集子系統(tǒng)的主要功能是:配置采集芯片,從解碼芯片讀出數(shù)據流,根據行場同步信號對數(shù)據流進行分離,提取出亮度信號,并將采集到的亮度信號通過乒乓緩存存入SRAM中。
在二維條碼識別嵌入式系統(tǒng)設計中,采用ADI的解碼芯片ADV7181B進行圖像信號的數(shù)模轉換,F(xiàn)PGA中的I2C模塊是作為主設備來對ADV7181B進行配置的,而ADV7181B作為從設備來接受I2C總線傳來的數(shù)據,實現(xiàn)芯片的初始化、寄存器的配置等。圖4中T_DA為數(shù)據信號,TD_VS為場同步信號,TD_HS為行同步信號。
條碼識別系統(tǒng)上電時,I2C配置模塊將對ADV7181B的內部寄存器進行配置,ADV7181B將模擬信號轉換為Y:U:V為42:2:2的8位CCIR656數(shù)字信號,其中輸出的時序包括行場同步、行場消隱、行頻場頻及場識別等信號。
CCD攝像頭采集的圖像實際尺寸為768×576像素,每幀圖像由奇場數(shù)據和偶場數(shù)據交錯組合而成,奇場數(shù)據與偶場數(shù)據在時間上是先后輸入的。本設計使用的是320×240的液晶顯示屏,在處理過程中也采用的是320×240的圖片格式,所以要對攝像頭采集的圖片進行提取。在設計中僅采奇場數(shù)據的中間240行,并對每行中間的640個數(shù)據每兩個像素抽取一個像素,從而得到符合系統(tǒng)要求的圖像大小。由于一幀圖像的奇場數(shù)據與偶場數(shù)據實際上非常接近,而每行的相鄰兩個像素值也幾乎沒有差異,因此可以得到原輸入圖的縮小圖像而不會有失真。
圖像存入SRAM采用了乒乓緩存,如圖5所示,是為了防止寫出速度快于寫入速度而導致出現(xiàn)錯誤數(shù)據。采用兩個行緩存進行乒乓切換,在數(shù)據提取子模塊向行A寫入數(shù)據時,數(shù)據寫出子模塊讀取行緩存B中的數(shù)據輸出到總線;在對下一行進行采集時,對行緩存A讀數(shù)據,對行緩存B寫數(shù)據。因此行緩存寫路選器與行緩存讀路選器在同一時刻選通的一定是不同的行緩存。
2 條碼識別核心算法
條碼譯碼主要流程是首先對條碼進行自適應二值化,然后對條碼進行定位、旋轉、分割。分割出單個碼字后,通過邊緣檢測,得到條碼條空序列模塊寬度后,再進行糾錯解碼。
傳統(tǒng)條碼識別算法在對條碼定位時多采用Hough變換,通過Hough變換提取條碼圖像中的直線傾角來旋轉條碼。但是Hough變換的大運算量并不適用于實時性要求高的的嵌入式設備。筆者結合PDF417條碼自身的特點,采用4點定位的方法來分割條碼,有效提高條碼識別速度。核心算法流程詳細步驟如下:
(1)條碼定位
實際采集條碼時會出現(xiàn)各種傾斜,如圖6所示。如何定位條碼是關鍵的問題??梢岳脳l碼起始頭特有的比例來定位。按照國標的定義,PDF417二維條碼的起始符黑白條空比是81111113,終止符黑白條空比是711311121。掃描圖像的每一行,分別匹配起始符和終止符的條空比。考慮到條碼采集過程中,邊緣受高斯點擴展函數(shù)的影響,只要黑白條空比例的誤差不超過三位,可近似認為符合比例。標記所有符合起始符條空比比例條碼線段,可以得到4個控制點a、b、c、d,用同樣的方法可以尋找符合終止符條空比的條碼線段,確定點e、f、g、h。判斷a、c、e、g是否為正確控制點的標準是,平行邊長度誤差在5個像素點內,且相鄰邊角度為90°,其誤差角度為2°。
已知p(x)對應投影的峰值,也就條碼的邊界,通過對投影下來的每個值求一次差分▽p(x),然后逐個判斷各個差分值,如果連續(xù)兩個投影的差分值前一個是負數(shù)而后一個是0或者正數(shù),則說明此點是峰值。峰值處的坐標即為條碼分層的地方,考慮到條碼層與層連接的地方在二值化時會出現(xiàn)噪點,則取每層條碼圖像中間的50%作為有效圖像。
(4)碼字識別
分割出單個碼字后,得到條空的像素個數(shù),記為{M1,M2,…,M8},因為4個條和4個空的總模塊數(shù)為17,可以根據式(1)得出條模塊數(shù)的集合{T1,T2,T3,T4)。同樣,用Ki替代式(1)中的Ti,可得到空模塊數(shù)的集合{K1,K2,K3,K4}。
3 系統(tǒng)軟件設計
系統(tǒng)軟件是在NiosII的μC/OSII操作系統(tǒng)下進行C語言編程的。系統(tǒng)初始化主要包括對采集芯片、射頻傳輸控制模塊、網絡接口的初始化,整個系統(tǒng)動態(tài)掃描條碼圖像和實時譯碼。系統(tǒng)主要流程如圖9所示。其中,系統(tǒng)初始化時利用函數(shù) IOWR(SIGNAL_CAP_O_BASE,O,1)將采集模塊全局信號復位,然后使用函數(shù)alt_irq_register。(SIGNAL_CAP_0_IRQ,NULL,sig_cap_irq_proc)來建立一個用戶中斷程序,對按鍵中斷響應進入中斷服務程序sig_cap_irq_proc,向攝像頭發(fā)送采集指令。當采集模塊完成一幅條碼圖像采集后,產生一個硬件中斷,將標志FLAG置1。當主循環(huán)程序判斷FLAG為1時,就可以從外擴的SRAM中將圖像數(shù)據讀入SDRAM中,接著進行圖像預處理和譯碼,其中包括用自定義用戶指令和硬件模塊實現(xiàn)的一些運算量大的部分。射頻傳輸與NiosII的PIO口相連,通過函數(shù)IOWR_ALTERA_AVALON_PIO_DA_TA來實現(xiàn)。
結 語
二維條形碼誕生后,條碼技術的應用領域更加廣泛,不僅應用于物流運輸,還滲透到生產、生活的各個領域。本文介紹了一種基于SOPC的二維條碼識別系統(tǒng)的設計,提出了一種軟硬件綜合的解決方案,由于涉及底層的硬件系統(tǒng)設計和相應的軟件設計,在系統(tǒng)性能優(yōu)化方面有著很大的空間。(來源:單片機與嵌入式系統(tǒng)應用)
(完)